ERT Refleksjonsnotat 4-5 Uke 36

Navn: Lars André Roda Jansen

Dato:

# Læringsutbytte:

# Tre på topp ERT-4:

### 1. NMOS-transistor



G må ha en strøm  $\rightarrow$  0 for att den skal lede strøm fra D til S.

Det går strøm fra G og D til S.'

Hadde koblet opp med ett potensiometer inn i G, også en strømforsyning fra D til S.

### 2. PMOS-transistor



For at den skal lede strøm så må det gå en strøm gjennom G.

#### Samme som en NMOS-transistor

3. Totempæl er en PMOS over og en NMOS under.



Den leder en strøm 1 når det ikke går en strøm fra v\_A. Utgangsspenningen er det motsatte av inngangsspenningen.

## Tre på topp ERT-5:

# 1. Logisk port:

En inverter består av en spenning som går inn i en PMOS og NMOS i serie, med en utgangsleder fra midten av de.

Det går bare strøm i enten inngangen eller utgangen av en inverter. I andre logiske porter så kan det som regel gå strøm i enten én av inngangene og utgangen.

Logiske porter, som f.eks. en inverter består av PMOS og NMOS som består av kondensatorere, som må lades opp, men dette skjer veldig fort.

#### 2. Sannhetstabell:

En sannhetstabell viser kombinasjonen og resultatet av ulike elementer når de er enten sanne eller usanne. Den brukes for å kunne enkelt regne ut resultatet av ulike elementers sannhetsverdi.

### 3. Tidsdiagram:

Et tidsdiagram er essensielt en sannhetstabell som viser 0 og 1 som høy og lav spenning utover tid.

#### Bilder:

Bilder...

# Hvor langt (hvilken oppgave) kom du i løpet av fredagen?

FERDIG :) :) :)

# Hva lurer jeg på?:

Spenning og strøm i transistorene









Oppgave 5 Så vidt lyser: u\_GS = 1.95V Full styrke: u\_GS = 10.01V

| _ 110    |                     |          |
|----------|---------------------|----------|
| u_GS [V] | u_R [V]             | i_D [mA] |
| 10.01    | 8.10                | 1235     |
| 9.19     | 8.10                | 1235     |
| 8.10     | 8.11                | 1235     |
| 6.47     | 8.10                | 1235     |
| 5.67     | 8.10                | 1235     |
| 4.31     | 8.10                | 1235     |
| 3.24     | 8.11                | 1235     |
| 2.33     | 8.10 (Fyll styrke)  | 1235     |
| 1.98     | 1.55 (Lyser såvidt) | 6452     |
| 1.71     | 0.06 (Lyser ikke)   | 1666e2   |
| 0        | 0                   | inf      |
|          |                     |          |

# Oppgave 7

# Oppgave 8

AV mener man nok når lysdioden er av PÅ mener man nok når lysdioden er på Lysdioden viser når en spenning går gjennom den, som tilsvarer når potensiometeret ikke sender en strøm i\_G

# Oppgave 9

Jo mer strøm det går gjennom i\_G, jo mindre strøm kommer ut av i\_S, så det blir som en bryter.

Oppgave 10 i\_S = i\_D + i\_G



Oppgave 12

### ERT 5

### Oppgave 2)

Tabell 1 er en inverter fordi utgangssignal Q er det motsatte av inngangssignal A. Tabell 2 er en AND-gate fordi utgangssignal Q er 0 med mindre inngangssignal A og B er 1.

Tabell 3 er en OR-gate fordi utgangssignal Q er 1 når A eller B eller begge er 1.

# Oppgave 3)

| A | B | Q |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

### Oppgave 4)

| TIO |   |   |  |
|-----|---|---|--|
| A   | B | Q |  |
| 0   | 0 | 1 |  |
| 0   | 1 | 0 |  |
| 1   | 0 | 0 |  |
| 1   | 1 | 0 |  |

### Oppgave 5)

Figur 3 er en NAND-gate fordi det er det motsatte av en AND-gate, der hvis både A og B = 1, så er Q = 0, ellers er Q = 1.

Figur 4 er en NOR-gate fordi når A eller B = 1, så er Q = 0, ellers er Q = 1.

### Oppgave 6)











Oppgave 11 Hvis A er lav så går det strøm til jord, hvis A er høy så er NMOS-transisoren en inf motstand. Motstanden er for å unngå en kortslutning mellom v\_DD og jord når A er lav.



